Convertitore analogico-digitale: differenze tra le versioni
Contenuto cancellato Contenuto aggiunto
Etichetta: Ripristino manuale |
m spazio, maiuscole, →Aliasing: wl, →Strutture ADC: grassetto |
||
Riga 2:
[[File:Ad wandler.jpg|thumb|Convertitore AD su [[Universal Serial Bus|USB]]]]
Un '''convertitore analogico-digitale''' (in inglese '''Analog to Digital Converter''') è un [[circuito elettronico]] in grado di convertire un segnale analogico con andamento continuo (ad es. una [[Differenza di potenziale|tensione]]) in una serie di valori discreti (vedi teoria sulla [[conversione analogico-digitale]]). Il convertitore digitale-analogico o [[Convertitore digitale-analogico|DAC]] compie l'operazione inversa.▼
▲'''Analog to Digital Converter''') è un [[circuito elettronico]] in grado di convertire un segnale analogico con andamento continuo (ad es. una [[Differenza di potenziale|tensione]]) in una serie di valori discreti (vedi teoria sulla [[conversione analogico-digitale]]). Il convertitore digitale-analogico o [[Convertitore digitale-analogico|DAC]] compie l'operazione inversa.
== Risoluzione ==
La risoluzione di un ADC indica il numero di valori discreti che può produrre. È usualmente espressa in [[Bit (informatica)|
La risoluzione può anche essere definita elettricamente, ed espressa in [[volt]]. La risoluzione in volt di un ADC è uguale alla minima differenza di potenziale tra due segnali che vengono codificati con due livelli distinti adiacenti. Alcuni esempi possono aiutare:
* Esempio 1:
Riga 42 ⟶ 41:
Tutti gli ADC lavorano campionando il proprio input ad intervalli discreti di tempo. L'output di conseguenza è un'immagine incompleta dell'input e non c'è modo di sapere, guardando soltanto l'output, che valori abbia assunto l'input tra due istanti di campionamento adiacenti. Se è noto che l'ingresso varia lentamente confrontato con la frequenza di campionamento, allora si può presumere che esso sia sempre contenuto tra i due estremi in quell'intervallo.
Il risultato diretto che si osserva riproducendo un segnale campionato ad una frequenza inferiore della sua banda è che le componenti del segnale a frequenze superiori verranno riprodotti a frequenza diverse, inferiori alla frequenza di campionamento. Ad esempio, campionando a 1.5 [[Kilo (prefisso)|k]][[Hertz|Hz]] un'onda sinusoidale a 2 kHz verrà trasformata in una onda a 500 Hz (ed in opposizione di [[Fase (segnali)|fase]]). Il problema dell'[[
Per eliminare l'aliasing, l'ingresso di un ADC deve essere [[Filtro passa basso|filtrato (low-pass)]] per rimuovere le frequenze superiori a quelle di campionamento. Questo filtro è chiamato ''[[Antialiasing|anti-aliasing]]'' ed è essenziale in un sistema ADC.
Riga 50 ⟶ 49:
Il [[dithering]] consiste nell'introdurre artificialmente del rumore nel segnale di ingresso al fine di migliorare la qualità di conversione superando la limitazione di una risoluzione finita. Anche se può sembrare assurdo che del rumore possa migliorare la qualità si può mostrare come questo sia vero con un semplice esempio numerico.
Supponiamo che il segnale di ingresso sia sempre pari e costante al valore di 0,34
Osservando la figura, è chiaro come l'errore in assenza di dither si sommi nel tempo essendo le due linee spesse parallele mentre la linea sottile, oscillando attorno al valore esatto, lo approssima in valor medio sempre di più al passare del tempo.
Riga 56 ⟶ 55:
== Strutture ADC ==
In elettronica ci sono cinque modi comuni di implementare un ADC:
* Un '''ADC a conversione diretta''' ''([[Flash ADC]])'' ha un comparatore per ognuno dei livelli di voltaggio riconosciuti dal quantizzatore. Un ADC flash ad 8-bit avrà 2
* Un '''[[ADC ad approssimazioni successive]]''' ''(SAR - Successive Approximation Register)'' usa un comparatore e un [[convertitore digitale-analogico]], ad ogni passaggio l'ADC prova a impostare un bit, partendo dal [[Ordine dei bit|MSB]] (Most Significant Bit, bit con peso maggiore) e usando il DAC confronta il segnale campionato con il segnale di ingresso in feedback. Questo convertitore individua un bit ad ogni iterazione in una sorta di ricerca binaria e la risoluzione è limitata solo dalle esigenze di sample-rate e dal rumore in ingresso.
* Un '''ADC ad inseguimento''' ''(a codifica-delta)'' ha un contatore up-down collegato ad un DAC. Un comparatore confronta il segnale di uscita del DAC con il segnale di ingresso e interrompe il conteggio quando i valori sono abbastanza vicini tra loro. Quando questo succede il contatore contiene il livello quantizzato del segnale. Questi convertitori sono usati spesso per leggere grandezze fisiche che non variano con elevata velocità ma che devono essere lette con molta precisione.
* Un '''ADC a doppia rampa''' ''(Dual Slope)'' (o ad integrazione) produce un segnale a dente di sega che sale, per poi cadere velocemente a zero. Il segnale di ingresso viene integrato facendo salire la rampa mentre un contatore segna il tempo. Quando la rampa raggiunge un livello noto il conteggio termina e indica il valore quantizzato del segnale. Questo tipo di ADC è sensibile alla temperatura poiché può alterare il clock usato per segnare il tempo o alterare il voltaggio di riferimento per la rampa e deve essere ricalibrato spesso.
* Un [[ADC a pipeline|'''ADC a pipeline''']] (noto anche come '''subranging quantizer''') è simile al ADC ad approssimazioni successive ma invece di individuare un bit alla volta individua un blocco di bit; in un primo passo avviene una conversione grezza del segnale che viene poi riconvertito da un DAC; quindi si quantizza la differenza tra il segnale originario e quello campionato, eventualmente si può procedere a quantizzazioni sempre più fini con passi successivi. Se ad esempio supponiamo di avere un quantizzatore a 4-bit che operi con un range di [0÷2,56 V] (quindi con una risoluzione di 0,16 V) e un altro quantizzatore a 4-bit che operi però tra [0 V ÷ 0,16 V] con una risoluzione di 0,01 V. Dopo aver quantizzato il segnale di ingresso con il primo quantizzatore la differenza tra il segnale quantizzato e quello di ingresso sarà al massimo quello della risoluzione, e può essere letto dal secondo quantizzatore. Se il segnale di ingresso era pari a 2.50 V, il primo campionatore identificherà il livello 15 (1111 in binario), che corrisponde ad un valore di 2,40 V, la differenza di 0,1 V viene quantizzata dal secondo con il livello 10 (1010 in binario); unendo i codici si ottiene {{tutto attaccato|1111 1010}} ossia un valore a 8 bit.
== Difetti del convertitore analogico-digitale ==
|