Complex Programmable Logic Device: differenze tra le versioni
Contenuto cancellato Contenuto aggiunto
(8 versioni intermedie di 7 utenti non mostrate) | |||
Riga 1:
{{F|
[[
La programmazione permette al CPLD di simulare un generico circuito digitale di complessità non elevata. A differenza delle [[Field programmable gate array|FPGA]] le CPLD mantengono la programmazione anche quando non sono alimentate perché contengono delle memorie non volatili.
Riga 9:
Ciascun produttore ha un proprio nome che identifica questa modalità di programmazione. Per esempio, la Lattice Semiconductor lo chiama ''"in-system programming"''. È in corso al riguardo un progetto di standardizzazione da parte del [[JTAG]] (''Joint Test action Group'').
== Collegamenti esterni ==▼
* {{it}} [http://electro-logic.blogspot.it/p/indice-articoli.html Articoli sulle CPLD/FPGA]▼
==Voci correlate==
* [[Programmable logic device]]
* [[Generic Array Logic]]
{{Portale|informatica}}▼
== Altri progetti ==
{{interprogetto}}
▲== Collegamenti esterni ==
▲* {{
{{Logica programmabile}}
▲{{Portale|elettronica|informatica}}
[[Categoria:Circuiti elettronici configurabili]]
|