Clock tree: differenze tra le versioni
Contenuto cancellato Contenuto aggiunto
→Motivazioni: Revisioni editoriali minori Etichette: Modifica da mobile Modifica da web per mobile Modifica da mobile avanzata |
|||
(41 versioni intermedie di 17 utenti non mostrate) | |||
Riga 1:
{{
[[File:clock distrib.png|thumb|right
[[File:clock tree with buffers.png|thumb|right|Descrizione qualitativa di come un albero di clock tree possa essere realizzato.]]
[[File:Clock after CTS.PNG|thumb|right|In questa immagine invece si vede come il progettista abbia ormai inserito le celle di buffering che permettono di bilanciare il clock. L'inserimento del clock tree è stato completato.]]
[[File:Ideal clock.png|thumb|right|Il clock tree, visto da uno strumento software di sviluppo, in uno stadio preliminare, prima della CTS]]
▲the [[clock|segnale del clock]] viene usato per definire il tempo di riferimento per il movimento dei dati allinterno del systema. La '''rete di distribuzione del clock''' (detta anche,più comunemente anche se meno precisamente, '''albero del clock''' o all'inglese '''clock tree''') distribuisce il segnale di temporizzazione (o i segnali di temporizzazione a partire da un punto comune (la '''radice del clock''') a tutti gli elementi che ne hanno bisogno. Questi elementi, in generale, sono gli [[circuito sequenziale|elementi sequenziali]].
▲[[File:clock distrib.png|thumb|right|300px|Descrizione ideale di come il clock debba raggiungere ogni cella sequenziale del circuito integrato a partire da una radice comune]]
Affinché ogni parte del circuito commuti insieme alle altre, il segnale di [[clock]] deve giungere contemporaneamente ad ogni elemento che ne necessita. Per ottenere questo risultato, che implica la contemporaneità nel campionamento, è necessario introdurre delle strutture che garantiscano una uniforme propagazione del segnale di clock. Infatti
▲=== Motivazioni ===
▲In riferimento agli [[automa a stati finiti|automi a stati finiti]], focalizziamo ora la nostra attenzione sugli automi sincroni; gli elementi elencati or ora modificano effettivamente gli accessi soltanto in istanti predefiniti. Questi istanti sono definiti dal nostro segnale speciale, il [[clock]].
== Implementazione ==
La realizzazione del clock tree è una materia molto critica dal punto di vista industriale. Il
Vengono utilizzati a questo scopo strumenti di progettazione assistita dal computer (CAD) che si avvalgono di algoritmi complessi per la realizzazione di "alberi bilanciati", ossia alberi costituiti da interconnessioni metalliche a da [[buffer non invertente|buffer]] mediante i quali le "foglie" risultano essere sincronizzate. Nel risolvere questo tipo di problemi si devono sviluppare [[algoritmo|algoritmi]] che permettano di massimizzare in velocità e contemporaneamente equalizzare tutti i rami.
=== Varianti ===
▲Per ottenere questo risultato, la contemporaneità nel campionamento, è necessario introdurre delle strutture che garantiscano una uniforme propagazione del segnale. Infatti, due elementi sequenziali (per esempio due [[flip-flop]]) possono trovarsi a distanze diverse dal punto in cui viene originato il segnale; i diversi tempi di propagazione che si avrebbero vanno necessariamente compensati mediante l'inserimento di specifici circuiti chiamati [[buffer non invertente|buffer]].
* ''Clock tree realizzati tramite [[invertitore|invertitori]]'': dal punto di vista logico, se il numero delle inversioni è pari allora il segnale non cambia.
* ''Clock mesh'': variante nella CTS che non si basa più su un albero di propagazione, ma sfrutta una rete di distribuzione uniforme dalla quale viene estratto localmente il segnale del clock.
===
* ''Domini di clock multipli'': si hanno nel caso di circuiti che ricevono più segnali di clock contemporaneamente: ogni singolo clock viene bilanciato separatamente dagli altri
▲La realizzazione del clock tree è una materia molto critica dal punto di vista industriale. Il cosiddetto '''inserimento del clock tree''' detto anche '''CTS''' (ossia clock tree synthesis) può determinare variazioni grandi nelle prestazioni di un circuito digitale.
* ''Clock gating'': struttura che permette lo spegnimento del clock quando il circuito non viene utilizzato
== Bibliografia ==
*''Electronic Design Automation For Integrated Circuits Handbook'', by Lavagno, Martin, and Scheffer, ISBN 0-8493-3096-3 un compendio di automazione del design.
== Voci correlate ==
* [[Buffer non invertente]]
== Collegamenti esterni ==
* CAD – [https://web.archive.org/web/20030804065831/http://www.ieee.org/organizations/pubs/transactions/tcadics.htm IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems]
{{Portale|elettronica|elettrotecnica|scienza e tecnica}}
[[Categoria:Elettronica digitale]]
|