Field Programmable Gate Array: differenze tra le versioni
Contenuto cancellato Contenuto aggiunto
Recupero di 1 fonte/i e segnalazione di 0 link interrotto/i.) #IABot (v2.0.9.3 |
Aggiunta della menzione alle nuove schede Versal che uniscono FPGA ed AI Engine |
||
(12 versioni intermedie di 4 utenti non mostrate) | |||
Riga 1:
[[File:Altera Flex EPF10K20 20000 cell FPGA.jpg|thumb|FPGA contenente 20.000 [[porta logica|porte logiche]]]]
Un '''
formato da un [[circuito integrato]] le cui funzionalità logiche di elaborazione sono appositamente [[programmazione (informatica)|programmabili]] e modificabili tramite opportuni [[linguaggio di descrizione hardware|linguaggi di descrizione hardware]].
Riga 7:
I componenti FPGA sono stati introdotti nella seconda metà degli [[anni '80]] come terza generazione di PLD ([[Programmable Logic Device]]), sviluppati presso i laboratori della [[Harris Semiconductor]]. Ulteriori sviluppi vennero realizzati con le [[Read Only Memory]], delle memorie [[CMOS]] e delle tecnologie [[antifuse]] che vennero tutte implementate in tali dispositivi.
A partire dalla seconda metà degli [[anni '80]], dopo i primi modelli prodotti da [[Altera]] e la realizzazione
== Caratteristiche ==
Riga 48:
== Utilizzo ==
Tali dispositivi consentono la realizzazione di [[Funzione booleana|funzioni logiche]] anche molto complesse, e sono caratterizzati da un'elevata [[scalabilità]]. Questo tipo di tecnologia ha assunto un ruolo sempre più importante nell'elettronica industriale così come nella [[ricerca scientifica]]. Grazie al continuo progredire delle tecniche di miniaturizzazione, le capacità di tali dispositivi sono aumentate enormemente nel corso di due soli decenni, durante i quali si è passati da poche migliaia di [[Porta logica|porte logiche]] a qualche milione di porte logiche per singolo dispositivo FPGA.
Integrata con componenti [[AI engine]], le ultime schede riconfigurabili hanno trovato spazio in applicazioni di intelligenza artificiale, con lo scopo di unire flessibilità, prestazioni ed efficienza energetica in un unico dispositivo <ref>{{Cita pubblicazione|nome=Kees|cognome=Vissers|data=2019-02-20|titolo=Versal: The Xilinx Adaptive Compute Acceleration Platform (ACAP)|editore=ACM|pp=83–83|lingua=en|accesso=2025-07-11|doi=10.1145/3289602.3294007|url=https://dl.acm.org/doi/10.1145/3289602.3294007}}</ref>.
== Dati sulla diffusione==
Riga 92 ⟶ 94:
== Altri progetti ==
{{interprogetto|preposizione=sul|wikt=FPGA|wikt_etichetta=FPGA}}
== Collegamenti esterni ==
* {{Collegamenti esterni}}
* {{FOLDOC|2=field-programmable gate array}}
* {{cita web|https://electro-logic.blogspot.it/p/indice-articoli.html|Articoli sulle FPGA}}
* [https://www.youtube.com/watch?v=keAftEcTZKA ''ASIC e FPGA - Le differenze che contano davvero'']'', YouTube''
Riga 101 ⟶ 105:
* {{cita web|1=http://www.fpgacenter.com/|2=Tutorials and Examples on FPGAs|lingua=en|accesso=1 gennaio 2014|dataarchivio=5 gennaio 2014|urlarchivio=https://web.archive.org/web/20140105120901/http://fpgacenter.com/|urlmorto=sì}}
{{Controllo di autorità}}▼
{{Logica programmabile}}
▲{{Controllo di autorità}}
{{Portale|informatica|elettronica}}
|