LGA 1567: differenze tra le versioni

Contenuto cancellato Contenuto aggiunto
Nessun oggetto della modifica
m portale
 
(20 versioni intermedie di 15 utenti non mostrate)
Riga 1:
{{F|microprocessori|marzo 2013|Nessuna fonte}}
{{Da aggiornare}}
{{Aggiornare|arg=elettronica}}
{{CPU socket|
|nome = Socket LS |
|immagine = |
|formfactors = Flip-chip [[land grid array]] |
pin = 1567 |
tipo|pin = LGA |1567
|tipo = LGA
|protocollo = |
fsb = |
voltaggio|fsb = |
|voltaggio =
|processori = [[Intel]] basati su architetturraarchitettura [[Nehalem (hardware)|Nehalem]] ([[Beckton]]) |
}}
 
Il '''SocketLGA LS1567''' (chiamato anche '''LGASocket 1567LS''') è ilun [[socket (elettronica)|socket]] chesviluppato da [[Intel]] introdurrà per le [[CPU]] [[Xeon]] MP, per sistemi [[multiprocessore]], basate sulla futura architettura [[Nehalem (hardware)|Nehalem]] (e più precisamente con il [[core (Hardware)|core]] [[Beckton]]) e [[Westmere (hardware)|Westmere]] a partire dalla fine del [[2008]] come evoluzione del precedente [[Socket 771]] che era stato introdotto con gli [[Xeon]] [[Dempsey (informatica)|Dempsey]] e mantenuto poi anche per tutte le successive CPU destinate al settore server.
 
È da ricordare che il termine LGA sta per [[Land Grid Array]] e sta ad indicare che i pin di contatto non sono più sul processore, ma direttamente sul socket, ununa caratteristica che Intel ha introdotto con il [[Socket 775]].
 
== Caratteristiche tecniche ==
Riga 22 ⟶ 23:
Inizialmente era previsto che i socket per i processori dell'architettura Nehalem dovessero essere il [[Socket B]] e il [[Socket H]], ma dalle ultime notizie di fine [[2007]], del Socket H, non si è più saputo nulla, e anzi al suo posto è stato citato il nuovo [[LGA 1160]], non previsto inizialmente.
 
Le prime notizie riguardo ai 2 socket originariamente annunciati, evidenziavano le differenze tra i due nella capacità da parte del Socket B (dotato di un maggiore numero di [[Piedino (elettronica)|pin]] di contatto) di supportatesupportare i processori con controller di memoria integrato (comepresente nei processori [[Advanced Micro Devices|AMD]] fa già dal [[2003]] con i suoi [[Athlon 64]]) e il nuovo tipo di [[BUSBus (informatica)|bus]] seriale, conosciuto con il nome di [[Intel QuickPath Interconnect]] (precedentemente conosciuto con il nome di [[CSI (Hardware)|Common Systems Interconnect]]), e che sarà in sostanza l'alternativa Intel all'[[HyperTransport]] di AMD.
 
In ogni caso Intel ha dichiarato che il Socket B non sarà l'unico a supportare il controller di memoria delle future CPU, ma tale funzionalità sarà estesa anche ad altri socket, originariamente non previsti, ma annunciati da Intel sempre a fine [[2007]]; si tratta appunto del Socket LS e dell'[[LGA 1160]]. Diversamente da quanto previsto inizialmente, sembra che tutte le future CPU Nehalem vedranno l'implementazione del controller di memoria e quindi è molto probabile che il Socket H, originariamente previsto, abbia perso la propria ragione di vita, e i mancati riferimenti da parte di Intel negli ultimi annunci riguardo a questo socket non fanno che contribuire alla conferma dell'annullamento del progetto Socket H.
Riga 30 ⟶ 31:
== Voci correlate ==
* [[socket (elettronica)|Lista di tutti i Socket utilizzati da Intel e AMD]]
* [[SocketNehalem 775(hardware)]]
* [[Socket H]]
* [[LGA 1160]]
* [[Socket B]]
* [[Nehalem]]
 
{{Socket CPU Intel}}{{Portale|informatica}}
[[Categoria:Socket Intel]]