Gate array: differenze tra le versioni

Contenuto cancellato Contenuto aggiunto
Collegamenti esterni: Creato la sezione e aggiunto il template "Collegamenti esterni"
 
(2 versioni intermedie di uno stesso utente non sono mostrate)
Riga 1:
[[File:ZX81 Leiterkarte.jpg|right|thumb|Il chip ULA montato sul [[Sinclair ZX81]] (è il chip a sinistra), realizzato da [[Ferranti (azienda)|Ferranti]].]]
 
Un '''gate array''', o '''uncommitted logic array''' (in acroniomacronimo '''ULA'''), nell'[[elettronica digitale]] è un tipo di [[application specific integrated circuit|circuito integrato per applicazioni specifiche]] (''application-specific integrated circuit'' o ASIC). Un circuito gate array è un [[microprocessore|chip]] prefabbricato ma incapace di svolgere qualunque funzione perché completato solo parzialmente: in esso i [[transistor]], le [[porta logica|porte logiche]] [[NAND]] o [[Algebra di Boole#NOR|NOR]], ed altri [[dispositivo attivo|dispositivi attivi]] sono installati in posizioni predefinite su un [[wafer (elettronica)|wafer di silicio]], detto generalmente "master slice" ma non connessi fra loro. La creazione di un circuito con una specifica funzione richiede l'aggiunta al chip di uno o più strati di interconnessioni metalliche sul master slice in modo da unire i suddetti dispositivi attivi per ottenere così il chip finale, personalizzato secondo le esigenze. Questi strati sono analoghi a quelli di rame di un [[circuito stampato]].<ref name=def>{{cita web|url=http://www.pcmag.com/encyclopedia/term/43665/gate-array|titolo=Gate array|editore=PCmag.com|accesso=15/03/2014}}</ref>
 
I master slice dei gate array sono spesso prefabbricati e immagazzinati in grossi quantitativi così che la produzione secondo la personalizzazione per un determinato cliente può avvenire velocemente, in un tempo inferiore rispetto alla realizzazione di un integrato progettato interamente da zero.<ref name=tosh>{{cita web|url=http://www.semicon.toshiba.co.jp/eng/product/asic/type/ga/index.html|titolo=Gate arrays|editore=Toshiba|accesso=15/03/2014}}</ref> L'uso dei gate array riduce i costi dati dalle maschere fotografiche dato che ne devono essere prodotte relativamente poche. Essi riducono anche i costi relativi ai test dato che tutti i gate array con la stessa dimensione della [[die (elettronica)|die]] possono essere verificati con gli stessi strumenti.<ref name=type>{{cita pubblicazione|url=http://iroi.seu.edu.cn/books/asics/Book2/CH01/CH01.1.htm|titolo=Types of ASICs|editore=Addison Wesley Longman, Inc.|opera=Application-Specific Integrated Circuits|data=1997|accesso=15/03/2014}}</ref><ref name=comp>{{cita web|url=https://asic-soc.blogspot.it/2013/06/standard-cell-asic-vs-gate-array-vs-fpga.html|titolo=Standard Cell ASIC Vs Gate Array Vs FPGA|editore=Blogspot|accesso=15/03/2014}}</ref>
Riga 18:
* [[Complex Programmable Logic Device]]
* [[Application specific integrated circuit]]
 
== Altri progetti ==
{{Interprogetto|preposizione=sui}}
 
== Collegamenti esterni ==
* {{Collegamenti esterni}}
 
{{Logica programmabile}}
{{Portale|elettronica|informatica}}