Modulo Multi-Chip: differenze tra le versioni

Contenuto cancellato Contenuto aggiunto
A7N8X (discussione | contributi)
m fix vari
 
(Una versione intermedia di un altro utente non mostrate)
Riga 1:
[[File:Power5.jpg|miniatura|280x280px| Un modulo multi-chip ceramico contenente quattro die del processore [[POWER5]] (al centro) e quattro moduli da 36 MB La cache (periferia)]]
Un '''modulo multi-chip''' o '''multi-chip module''' ('''MCM''') è un componente elettronico caratterizzato dall'assemblaggio elettronico (come un pacchetto con un certo numero di terminali conduttori o [[Piedino (elettronica)|"pin"]] ) di più [[Circuito integrato|circuiti integrati]] (IC o "chip"), [[Die (elettronica)|matrici]] di semiconduttori e/o altri componenti discreti integrati su un unico elemento che ne fa da supporto e collegamento, il che permette l'uso di questi chip come un unico elemento più grande. <ref>
{{Cita web|url=http://electroiq.com/blog/2006/07/soc-vs-mcm-vs-sip-vs-sop/|sito=Solid State Technology|dataaccesso=2015-08-04}}</ref> Altri termini per il confezionamento MCM includono "integrazione eterogenea" o " [[Ibrido (elettronica)|circuito integrato ibrido]] ". Il vantaggio dell'utilizzo del packaging MCM è che consente al produttore di utilizzare più componenti per motivi di modularità e/o per migliorare la resa rispetto a un approccio IC monolitico convenzionale.
 
Altri termini per il confezionamento MCM includono "integrazione eterogenea" o "[[Ibrido (elettronica)|circuito integrato ibrido]]". Il vantaggio dell'utilizzo del packaging MCM è che consente al produttore di utilizzare più componenti per motivi di modularità e/o per migliorare la resa rispetto a un approccio IC monolitico convenzionale.
Un '''modulo multi-chip tipo Flip''' ( '''FCCMM''' ) è un modulo multi-chip che utilizza la tecnologia flip chip . Un FCMCM può avere un die grande e diversi die più piccoli, tutti sullo stesso modulo. <ref>{{Cita web|url=https://online.flippingbook.com/view/390153/12/?sharedOn=|sito=FlippingBook|dataaccesso=2023-12-05}}</ref>
 
Un '''modulo multi-chip tipo Flip''' ( '''FCCMM''' ) è un modulo multi-chip che utilizza la tecnologia flip chip . Un FCMCM può avere un die grande e diversi die più piccoli, tutti sullo stesso modulo. <ref>{{Cita web|url=https://online.flippingbook.com/view/390153/12/?sharedOn=|sito=FlippingBook|dataaccesso=2023-12-05}}</ref>
 
== Panoramica ==
Line 9 ⟶ 11:
 
* Il substrato è un [[circuito stampato]] (PCB) laminato multistrato, come quelli utilizzati nei processori Zen 2 di AMD.
* Il substrato è costruito su ceramica, come la ceramica co-cotta a bassa temperatura.
* I circuiti integrati vengono depositati sul substrato di base utilizzando la tecnologia [[Film sottile|a film sottile]] .
 
I circuiti integrati che compongono il pacchetti MCM possono essere:
 
* Circuiti integrati in grado di svolgere la maggior parte, se non tutte, le funzioni di un componente di un computer, come la CPU. Esempi di ciò includono le implementazioni di [[POWER5]] di IBM e Core 2 Quad di Intel. Per realizzare il prodotto finale vengono utilizzate più copie dello stesso circuito integrato. Nel caso di POWER5, per realizzare il pacchetto finale vengono utilizzati più processori POWER5 e la relativa cache L3 off-die. Con il Core 2 Quad, in pratica due die Core 2 Duo venivano confezionati insieme.
* Circuiti integrati che eseguono solo alcune delle funzioni, o "blocchi di proprietà intellettuale" ("blocchi IP"), di un componente di un computer. Questi sono noti come chiplet . Un esempio sono i circuiti integrati di elaborazione e i circuiti integrati di I/O dei processori Zen 2 di AMD.
 
Un interposer collega i circuiti integrati. Spesso si tratta di un circuito organico (un circuito laminato che contiene carbonio, quindi ''organico'' ) o è fatto di silicio (come nella [[High Bandwidth Memory|memoria ad alta larghezza di banda]] ). <ref>{{Cita web|url=https://semiengineering.com/knowledge_centers/packaging/advanced-packaging/2-5d-ic/}}</ref> Ciascuna di queste opzioni presenta vantaggi e limiti. L'utilizzo di interpositori per collegare più circuiti integrati invece di collegare più circuiti integrati monolitici in pacchetti separati riduce la potenza necessaria per trasmettere segnali tra i circuiti integrati, aumenta il numero di canali di trasmissione e riduce i ritardi causati da resistenza e capacità (ritardi RC). <ref>{{Cita web|url=https://semiengineering.com/knowledge_centers/packaging/advanced-packaging/2-5d-ic/interposers/}}</ref> Tuttavia, la comunicazione tra chiplet consuma più energia e ha una latenza più elevata rispetto ai componenti all'interno dei circuiti integrati monolitici.
 
== MCM a chip sovrapposti ==
[[File:Wireless_TSV_(model).PNG|miniatura| NoC wireless su circuito integrato 3D]]
Uno sviluppo relativamente nuovo nella tecnologia MCM è il cosiddetto pacchetto a chip sovrapposti "chip-stack". <ref>{{Cita web|autore=Jon Worrel|url=http://www.fudzilla.com/26786-intel-migrates-to-desktop-multi-chip-module-mcm-with-14nm-br}}</ref> Alcuni circuiti integrati, in particolare le memorie, hanno pinout molto simili o identici quando vengono utilizzati più volte all'interno dei sistemi. Un substrato progettato con cura può consentire di impilare queste matrici in una configurazione verticale, riducendo notevolmente l'ingombro del MCM risultante (anche se al costo di un chip più spesso o più alto). Poiché nei progetti di elettronica in miniatura lo spazio è spesso un fattore prezioso, il chip-stack rappresenta un'opzione interessante in numerose applicazioni, come i telefoni cellulari e [[Computer palmare|gli assistenti digitali personali]] (PDA). Utilizzando un circuito integrato 3D e un processo di assottigliamento, è possibile impilare fino a dieci matrici per creare una scheda di memoria SD ad alta capacità. Questa tecnica può essere utilizzata anche per [[High Bandwidth Memory|la memoria ad alta larghezza di banda]] .
 
Il modo possibile per aumentare le prestazioni del trasferimento dati nello stack del chip è utilizzare reti wireless su chip (WiNoC).
Line 35 ⟶ 37:
* Modello IBM z196
* [[Wii U|Il Wii U]] Espresso (microprocessore) della Nintendo ha la sua CPU, [[GPU]] e VRAM integrata (integrata nella GPU) su un MCM.
* [[VIA Nano]] QuadCore <ref>{{Cita web|url=https://www.anandtech.com/show/4332/vias-quadcore-nano-gets-bigger|sito=www.anandtech.com|dataaccesso=2020-04-10}}</ref>
* Memoria Flash e RAM combinate su un [[Package on package|PoP]] di [[Micron Technology|Micron]]
* Soluzioni MCP [[Samsung]] che combinano [[DRAM]] mobile e storage [[Memoria flash|NAND]] . <ref>{{Cita web|lingua=en|url=http://www.samsung.com/semiconductor/mcp/|sito=www.samsung.com}}</ref> <ref>{{Cita web|url=https://memorylink.samsung.com/ecomobile/mem/ecomobile/product/productOverview.do?topMenu=P&subMenu=mcp&partSetNo=MCP&partSetLabel=NAND%20based%20MCP|sito=samsung.com}}</ref> <ref>{{Cita web|url=https://memorylink.samsung.com/ecomobile/mem/ecomobile/product/productOverview.do?topMenu=P&subMenu=mcp&partSetNo=eMCP&partSetLabel=e-MMC%20based%20MCP|sito=samsung.com}}</ref>
* Le CPU AMD [[Ryzen|Ryzen Threadripper]] ed Epyc basate sull'architettura Zen o [[Zen+]] sono MCM da due o quattro chip <ref>{{Cita web|url=https://www.anandtech.com/show/11697/the-amd-ryzen-threadripper-1950x-and-1920x-review|sito=www.anandtech.com|dataaccesso=2020-04-10}}</ref> ( [[Ryzen]] basato su Zen o Zen+ non è MCM e consiste in un chip)
* Le CPU non- [[AMD Fusion|APU]] [[Ryzen]], Ryzen Threadripper ed Epyc di AMD basate sull'architettura Zen 2 o [[Zen 3]] sono MCM di uno, due, quattro <ref>{{Cita web|lingua=en-us|url=https://hothardware.com/news/amd-ryzen-threadripper-3960x-3970x-zen-2-delidding|sito=HotHardware|dataaccesso=2020-04-10}}</ref> o otto chip contenenti core CPU e un chip I/O più grande <ref>{{Cita web|url=https://www.anandtech.com/show/14525/amd-zen-2-microarchitecture-analysis-ryzen-3000-and-epyc-rome|sito=www.anandtech.com|dataaccesso=2020-04-10}}</ref>
* Le GPU AMD Instinct serie MI basate sull'architettura CDNA 2 sono MCM costituiti da uno o due chip GCD (Graphics Compute Die).
* Le GPU AMD [[AMD Radeon serie RX 7000|Radeon RX serie 7000]] basate sull'architettura RDNA 3 sono MCM con un GCD e fino a sei chip MCD (Memory Cache Die).
Line 48 ⟶ 50:
* Intel Lunar Lake con CPU e memoria
 
== RiferimentiNote ==
<references />
 
== Collegamenti esterni ==