Time to digital converter: differenze tra le versioni

Contenuto cancellato Contenuto aggiunto
Nessun oggetto della modifica
Riga 35:
 
I TDC si presentano sotto forma di [[ASIC]] o [[firmware]] per [[FPGA]], per funzionare hanno bisogno di essere montati su una scheda a circuito stampato appositamente sviluppato per farli funzionare. I livelli d'ingresso permessi dalle schede TDC possono essere molto diversi, utilizzare un TDC con un trasduttore non adatto può danneggiare seriamente entrambi i dispositivi.
[[File:SCFC TDC schematic.svg|miniatura|Schema interpolazione contatori per la realizzazione di un SCFC-TDC]]
 
===Shift Clock Fast Counter===
[[File:SCFC TDC schematic.svg|miniatura|Schema interpolazione contatori per la realizzazione di un SCFC-TDC]]
Il Shift Clock Fast Counter (SCFC) TDC utilizza dei contatori sincroni per calcolare il tempo intercorso tra due intervalli temporali, lo ''start'' viene utilizzato per memorizzare il valore del contatore nell'istante d'avvio mentre all'arrivo dello ''stop'' viene memorizzato il valore finale del contatore, facendone una semplice differenza è possibile calcolare il tempo passato. Sapendo che ad ogni incremento del contatore ad ''n<small>bit</small>'' corrisponde un tempo ''t<small>inc</small>'' si può calcolare il tempo massimo misurabile ''Δt<sub>MAX</sub>''