PCI Express: differenze tra le versioni

Contenuto cancellato Contenuto aggiunto
Corretto: "raddoppiata"
gergo da ufficio stampa corretto
Riga 3:
[[File:Struttura-Bus-PCI-Express.PNG|thumb|Struttura del [[Bus (informatica)|Bus]] PCI Express]]
 
Il '''PCI Express''' (Peripheral Component Interconnect Express), ufficialmente abbreviato in '''PCIe''', è uno standard di interfaccia d'espansione a [[bus (informatica)|bus]] seriale per computer ad alta velocità, progettato per sostituire i vecchi standard [[Peripheral Component Interconnect|PCI]], [[PCI-X]] e [[Accelerated Graphics Port|AGP]].
 
È basato su un [[Trasmissione seriale|trasferimento dei dati seriale]], a differenza di quello parallelo del PCI, che semplifica il layout del [[Circuito stampato|PCB]] delle schede madri ed è costituito da una serie di canali. Ciò consente una notevole modularità, in quanto possono essere aggregati più canali per aumentare la banda passante disponibile o per supportare particolari configurazioni, come ad esempio l'utilizzo di due o più schede video; inoltre la [[larghezza di banda]] di ciascun canale è indipendente da quella degli altri.
 
Le specifiche e regolamentazioni ufficiali sono mantenute e sviluppate da [[PCI-SIG]] (PCI Special Interest Group).
 
== Versioni ==
Riga 16:
 
=== PCI Express 2.0 ===
la '''PCI Express 2.0''' è l'evoluzione dello standard PCI Express per la connessione di [[periferica|periferiche]] alla [[scheda madre]] presentato ufficialmente il 16 gennaio [[2007]] è arrivato sul mercato a metà [[2007]] grazie al supporto dato dal [[chipset]] [[Intel]] [[Bearlake]] nella versione chiamata "X38".
 
A settembre [[2006]], [[Rambus]], già famosa per l'introduzione delle memorie [[DRAM#Direct Rambus DRAM (DRDRAM)|RDRAM]], aveva in realtà già annunciato la disponibilità dei primi dispositivi di controllo concepiti per la nuova generazione di PCI Express.
 
Il primo PCIe 2.0 fu lo [[G35 (chipset)|X38]] e la scheda veniva fornita fin dall'ottobre 2007 da vari produttori quali [[ABIT]], [[ASUS]], [[Gigabyte Technology|Gigabyte]].<ref>{{en}} {{Cita news |autore= Gary Key , Wesley Fink | editore = [[AnandTech]] | titolo = Intel P35: Intel's Mainstream Chipset Grows Up | data=21 maggio 2007 | accesso=21 maggio 2007 | url = https://www.anandtech.com/cpuchipsets/showdoc.aspx?i=2993}}</ref>
Riga 35:
 
=== PCI Express 4.0 ===
Uscito durante il 2019 con l'avvento delle schede madri AMD X570 e i processori [[Ryzen]] di terza generazione, annunciato ufficialmente l'8 giugno 2017 da parte del PCI-SIG<ref>{{cita web|url=https://www.hwupgrade.it/news/skmadri/il-controller-pci-express-40-e-la-vera-novita-del-chipset-amd-x570_82447.html|titolo=Il controller PCI Express 4.0 è la vera novità del chipset AMD X570|cognome=Paolo|nome=Corsini|data=21 maggio 2019|accesso=2 luglio 2019}}</ref>. Il bandwidth passa a 31,5 GB/s con un collegamento 16x.
 
=== PCI Express 5.0 ===
Annunciato ufficialmente a gennaio 2019 da parte del PCI-SIG<ref>https://www.hwupgrade.it/news/skvideo/doppia-bandwidth-per-lo-standard-pcie-50-al-debutto-tra-1-anno_80248.html</ref>, l'uscita era prevista nel corso del 2021. La velocità di trasferimento passa da 31,5 GB/s a 63 GB/s con un collegamento 16x.
Nonostante le informazioni provenienti da fonti non ufficiali, non è ancora noto con precisione quando effettivamente uscirà. Tuttavia [[Samsung]], oltre ad altri produttori, ha recentemente annunciato un nuovo SSD PM1743 per server enterprise che utilizza questa tecnologia.<ref>{{Cita web|url=https://news.samsung.com/global/samsung-develops-high-performance-pcie-5-0-ssd-for-enterprise-servers|titolo=Samsung Develops High-Performance PCIe 5.0 SSD for Enterprise Servers|sito=news.samsung.com|lingua=en|accesso=2022-01-08}}</ref>
 
=== PCI Express 6.0 ===
Le prime informazioni ufficiali da parte del PCI-SIG sono state rese note a giugno 2019.<ref>{{Cita web|url=https://www.businesswire.com/news/home/20190618005945/en/PCI-SIG%C2%AE-Announces-Upcoming-PCI-Express%C2%AE-6.0-Specification-to-Reach-64-GTs|titolo=PCI-SIG® Announces Upcoming PCI Express® 6.0 Specification to Reach 64 GT/s|data=2019-06-18|lingua=en|accesso=2022-01-08}}</ref> L'ampiezza di banda sarà raddoppiata a 64 GT/s e la velocità di trasferimento passerà a 256 GB/s con un collegamento x16.
 
=== PCI Express 7.0 ===