Complex instruction set computer: differenze tra le versioni
Contenuto cancellato Contenuto aggiunto
m Bot: Aggiungo: ar:تقنية حاسب مجموعة التعليمات المعقدة |
mNessun oggetto della modifica |
||
Riga 7:
Spesso le CPU CISC sono microprogrammate, cioè la fase di decodifica dell'istruzione nella CPU avviene attraverso un programma che risiede nella CPU stessa.
Esempi di sistemi basati su architettura CISC sono [[IBM System/360|System/360]], [[VAX]], [[PDP-11]], la famiglia [[Motorola 68000]], l'architettura [[x86]] di [[Intel]] e [[Advanced Micro Devices|AMD]].
Il termine CISC e RISC con il passare degli anni è diventato meno importante per comprendere l'architettura interna dei processori moderni. Il primo processore CISC dotato di [[Pipeline dati|pipeline]] è stato [[Intel 80486]] che implementava le istruzioni più comuni in modo nativo mentre le istruzioni meno utilizzate venivano tradotte in istruzioni più semplici. Le istruzioni più semplici invece erano implementate con un'architettura tipologia RISC. I processori moderni basati su architetture x86 traducono le istruzioni CISC in [[micro operazioni]] che poi elaborano come fossero processori RISC.
|