Berkeley RISC: differenze tra le versioni
Contenuto cancellato Contenuto aggiunto
m →RISC II |
|||
Riga 41:
Il progetto RISC terminò con la realizzazione del RISC II ma i suoi risultati sopravvissero al progetto. Il core fu riutilizzato per il progetto '''SOAP''' del 1984 che in sostanza utilizzava il core RISC per far funzionare codice [[Smalltalk]] e in seguito nel progetto '''VLSI-BAM''' che realizzò un processore in grado di far funzionare programmi in [[Prolog|PROLOG]] invece dello Smalltalk. Un'altra evoluzione fu '''SPUR''' un set di chip sviluppati per realizzare una completa [[workstation]] a 32 bit.
Con il passare degli anni il paradigma RISC si diffuse sempre più anche architetture classicamente CISC come la [[x86]] dell'Intel internamente oramai lavora come un processore RISC. Gli ultimi processori x86 ricevono le istruzioni CISC, le convertono in istruzioni RISC e le elaborano internamente come classici processori RISC. L'area dedicata a questa conversione è ridotta rispetto all'area totale del processore e quindi il processo di conversione è conveniente. Con l'avvento di questi processori la distinzione tra processori CISC e processori RISC si è fatta molto labile e sfumata.
|