POWER5: differenze tra le versioni
Contenuto cancellato Contenuto aggiunto
m Bot: Aggiungo: ar:باور5; modifiche estetiche |
mNessun oggetto della modifica |
||
Riga 1:
{{Infobox CPU
[[File:Power5.jpg|thumb|280px|POWER5 MCM con quattro processori e 36 MB di cache estera di terzo livello.]]▼
| name = POWER5
[[File:Power5+.jpg|thumb|280px|Modulo processore dell'IBM i5 system, contenente un POWER5+ DCM.]]▼
| produced-start = 2004
| produced-end =
|image = Power5.jpg
▲
| slowest = 1.5 GHz
| fastest = 2.3 GHz
| slow-unit =
| fast-unit =
| size-from = 130 nm
| size-to = 90 nm
| designfirm = IBM
| brand1 =
| arch = [[Power]]
| microarch = PowerPC v.2.02
| numcores = 2
| l1cache = 32+32 KB/core
| l2cache = 1.875 MB/chip
| l3cache = 36 MB/chip (off-chip)
| application =
}}
▲[[File:Power5+.jpg|thumb|
Il '''POWER5''' è un [[microprocessore]] a 64 bit sviluppato da [[IBM]]. Il processore è l'evoluzione del [[POWER4]]. Le principali innovazioni sono state il supporto del [[Simultaneous multithreading]] (SMT) e il controller della memoria integrato nel processore. Ogni CPU gestisce due [[Thread (informatica)|thread]], il processore è un chip multi core con due CPU e quindi è in grado di gestire quattro thread contemporaneamente. Il POWER5 è incapsulato in un package [[DCM]] con un processore [[dual core]] o in un package [[Multi-Chip Module]] (MCM) con quattro processori dualcore per modulo. Il POWER5+ (presentato nel terzo quarto del 2005) in un package [[QCM]] è formato da due processori dualcore.
|