ADC a pipeline: differenze tra le versioni

Contenuto cancellato Contenuto aggiunto
Alexmar983 (discussione | contributi)
+controlcopy
mNessun oggetto della modifica
Riga 22:
==Principio di funzionamento==
 
[[Immagine:Pipeline generale1.jpg|miniatura|verticale=2|sinistra|Schema a blocchi di un ADC a pipeline]]
 
Il pipeline è composto da più stadi collegati in cascata.
Il circuito logico non modifica l'uscita dei singoli stadi, ma introduce solo un ritardo, in quanto prima di rendere il campione disponibile in uscita, devo aspettare che sia passato attraverso tutti gli stadi. Quindi l'uscita finale ad m bit altro non è che la sequenza delle uscite dei singoli stadi. Quindi alla fine ho un numero di bit pari al numero di bit in uscita da ogni stadio moltiplicati per il numero p di stadi(nello schema sopra abbiamo 4 stadi).
 
 
 
 
 
 
===Analisi di un singolo stadio===
 
[[Immagine:Pipeline stadio.jpg|miniatura|verticale=2|destra|Primo stadio di un ADC a pipeline]]
 
Analizziamo ora il primo stadio. È da notare che tutti gli stadi sono uno identico all'altro, quindi è sufficiente spiegare il funzionamento del primo per capire come funziona tutta la struttura.