Convertitore analogico-digitale: differenze tra le versioni

Contenuto cancellato Contenuto aggiunto
Thijs!bot (discussione | contributi)
m robot Modifico: nl:Analoog-digitaalomzetter
Riga 35:
L'idea chiave è che un segnale di banda limitata che varia con continuità può essere campionato e poi riprodotto ESATTAMENTE dai valori tempo discreti con un algoritmo di interpolazione se la frequenza di campionamento è almeno pari al doppio della banda del segnale ([[Shannon|legge di Shannon]]). L'accuratezza tuttavia è limitata dall'errore di quantizzazione.
 
Poiché nella pratica un ADC non può effettuare una conversione istantanea, il valore d'ingresso deve necessariamente rimanere costante durante il tempo che il convertitore esegue la conversione (chiamato ''tempo di conversione'' o '''''conversion time'''''). Un circuito d'ingresso chiamato [[sample and hold|sample/hold]] svolge questo compito - spesso si usa un [[condensatore]] per immagazzinare illa voltaggiotensione del segnale in input e un interruttore elettronico per disconnettere il condensatore dall'ingresso. Molti ADC realizzati su circuiti integrati realizzano il sottosistema di sample/hold internamente.
 
== Aliasing ==