Hardware description language: differenze tra le versioni
Contenuto cancellato Contenuto aggiunto
→Cenni storici: Cronologia |
|||
Riga 9:
Il lavoro svolto nel 1979 presso l'[[University of Kaiserslautern]] ha prodotto un linguaggio chiamato KARL ("KAiserslautern Register Transfer Language"), che comprendeva le caratteristiche del linguaggio di calcolo del progetto che supportavano il floorplanning dei [[chip]] di tipo ''[[Very large scale integration]]'' (VLSI) e della progettazione hardware strutturata. Questo lavoro è stato anche la base del linguaggio cognitivo grafico interattivo di KARL, il cui nome era "A Block diagram Language" (ABL). Quest'ultimo è stato implementato nei primi anni '80 dal Centro Studi e Laboratori Telecomunicazioni ([[CSELT]]) a Torino, in Italia, producendo l'editor di grafica VLSI grafica ABLED. A metà degli anni '80, un progetto di progettazione VLSI è stato implementato attorno a KARL e ABL da un consorzio internazionale finanziato dalla Commissione dell'Unione europea.<ref>{{cita pubblicazione|autore = J. Mermet |titolo=Fondamenti e standard in Hardware Descrizione Lingue | editore = Springer Verlag | anno = 1993}}</ref> Alla fine degli anni '70, la tecnologia [[programmable logic device]] (PLD) divenne popolare, sebbene questi progetti fossero principalmente limitati alla progettazione di [[macchine a stati finiti]]. Il lavoro nel 1980 da ''General Data'' implementò questi stessi dispositivi per progettare il [[Data General Eclipse MV/8000]], e le esigenze commerciali iniziarono a crescere per un linguaggio che potesse mappare bene a loro. Nel 1983 la [[Data I/O]] introdusse l'ABEL per soddisfare tale necessità.
Con il passaggio a VLSI, il primo moderno linguaggio di descrizione è stato [[Verilog]], introdotto da [[Gateway Design Automation]] nel 1985
== Descrizione ==
|