Explicitly parallel instruction computing: differenze tra le versioni
Contenuto cancellato Contenuto aggiunto
m WPCleaner v2.04 - fix redirect da grafia non conforme o d'uso comune - Hewlett Packard |
Ortografia |
||
Riga 28:
== VLIW ==
L'[[esecuzione fuori ordine]] e l'[[esecuzione speculativa]] ha permesso negli anni passati di incrementare significativamente le prestazioni dei processori. Tuttavia queste tecniche hanno presto mostrato i loro limiti, richiedono unità funzionali sempre più costose e complesse per ottenere aumenti prestazionali sempre più ridotti. Nella
Nelle architetture VLIW le istruzioni sono impacchettate in gruppi che vengono eseguiti in parallelo. In ogni gruppo la dipendenza tra le varie istruzioni è già stata analizzata e risolta dal compilatore e quindi il processore deve solo prendere il gruppo di istruzioni, separare le singole operazioni ed eseguile in parallelo senza dover utilizzare complesse unità di analisi del codice. Tutta l'analisi del codice per ottenerne una versione parallela è stata effettuata dal compilatore che avendo molto più tempo del microprocessore effettua analisi molto più approfondite e performanti.
|