Convertitore analogico-digitale: differenze tra le versioni
Contenuto cancellato Contenuto aggiunto
LiveRC : Annullate le modifiche di 146.241.7.25 (discussione), riportata alla versione precedente di InternetArchiveBot Etichetta: Annulla |
fix /migliorata leggibilità wikitesto |
||
Riga 2:
[[File:Ad wandler.jpg|thumb|Convertitore AD su [[Universal Serial Bus|USB]]]]
Un '''convertitore analogico-digitale''' (in [[lingua inglese|inglese]]
== Risoluzione ==
La risoluzione di un ADC indica il numero di valori discreti che può produrre. È usualmente espressa in [[Bit (informatica)|bit]]. Per esempio, un ADC che codifica un ingresso analogico in 256 livelli discreti ha una risoluzione di [[8 bit]], essendo 2<sup>8</sup> = 256.
La risoluzione può anche essere definita elettricamente, ed espressa in [[volt]]. La risoluzione in volt di un ADC è uguale alla minima differenza di potenziale tra due segnali che vengono codificati con due livelli distinti adiacenti.
Alcuni esempi possono aiutare: * Esempio 1:
** Range compreso tra 0 e 10 volt
Riga 23 ⟶ 25:
L'istogramma di un segnale vocale ha la forma di due curve esponenziali inverse, l'ADC non lineare cerca, quindi, di approssimare questo con una [[funzione di densità di probabilità]] [[Quadrato (algebra)|quadrata]] come [[a-law]] o [[mu-law|μ-law]], funzioni [[Logaritmo|logaritmiche]]. Il [[Segnale elettrico|segnale]] distorto ha un [[range dinamico]] inferiore, e la sua quantizzazione aggiunge meno [[Rumore (elettronica)|rumore]] al segnale originale rispetto a quanto farebbe un quantizzatore lineare con la stessa risoluzione in bit.
L'errore di quantizzazione è dovuto alla risoluzione finita dell'ADC ed è una imperfezione intrinseca di tutti i tipi di ADC. La grandezza dell'errore di quantizzazione su un campione è compresa tra zero e un LSB.
Riga 47 ⟶ 49:
== Dither ==
[[File:Esempio di signal dithering.png|thumb|Dithering di un segnale costante]]
Il [[dithering]] consiste nell'introdurre artificialmente del rumore nel segnale di ingresso al fine di migliorare la qualità di conversione superando la limitazione di una risoluzione finita. Anche se può sembrare assurdo che del rumore possa migliorare la qualità si può mostrare come questo sia vero con un semplice esempio numerico.
Riga 55 ⟶ 58:
== Strutture ADC ==
In elettronica ci sono cinque modi comuni di implementare un ADC:
* Un '''ADC a conversione diretta''' (''
* Un '''[[ADC ad approssimazioni successive]]''' (''
* Un '''ADC ad inseguimento''' (''
* Un '''ADC a doppia rampa''' (''
* Un '''[[ADC a pipeline]]''' (noto anche come '''subranging quantizer''') è simile al ADC ad approssimazioni successive ma invece di individuare un bit alla volta individua un blocco di bit; in un primo passo avviene una conversione grezza del segnale che viene poi riconvertito da un DAC; quindi si quantizza la differenza tra il segnale originario e quello campionato, eventualmente si può procedere a quantizzazioni sempre più fini con passi successivi. Se ad esempio supponiamo di avere un quantizzatore a 4-bit che operi con un range di [0÷2,56 V] (quindi con una risoluzione di 0,16 V) e un altro quantizzatore a 4-bit che operi però tra [0 V ÷ 0,16 V] con una risoluzione di 0,01 V. Dopo aver quantizzato il segnale di ingresso con il primo quantizzatore la differenza tra il segnale quantizzato e quello di ingresso sarà al massimo quello della risoluzione, e può essere letto dal secondo quantizzatore. Se il segnale di ingresso era pari a 2.50 V, il primo campionatore identificherà il livello 15 (1111 in binario), che corrisponde ad un valore di 2,40 V, la differenza di 0,1 V viene quantizzata dal secondo con il livello 10 (1010 in binario); unendo i codici si ottiene {{tutto attaccato|1111 1010}} ossia un valore a 8 bit.
Riga 67 ⟶ 70:
Per ridurre gli errori, la discretizzazione viene effettuata considerando ogni campione come valore centrale avendo così un errore massimo del valore del quanto. Si definisce quindi l'errore di quantizzazione pari alla metà del quanto:
:<math>\Delta s = \frac{1}{2} \cdot \frac{s}{2^n}=\frac{s}{2^{n+1}}</math>
Altri errori classici nei convertitori AD sono:
* Errore di non linearità assoluta
Riga 76 ⟶ 80:
== Tipi di convertitori analogico-digitali ==
I convertitori analogico-digitali si dividono in<ref>[http://www.oocities.org/drmarzi/labview/convad.htm Il convertitore analogico-digitale]</ref>:
* veloci
* lenti (ma più precisi)
Esistono, tra l'altro, vari tipi di convertitori analogico-digitali adatti ciascuno per uno scopo<ref>[http://it.emcelettronica.com/adc-convertitore-analogico-digitale-top ADC (convertitore analogico digitale) TOP]</ref>:
* a
* a
▲*a 44 kHz per la registrazione su CD
Fino alla frequenza di campionamento di 200 kHz è possibile utilizzare i [[Modulazione Sigma-Delta|convertitori Sigma-Delta]] che garantiscono la massima precisione e filtri anti-aliasing integrati, per frequenze tra 200 kHz e 10 MHz, invece, si utilizzano normalmente i [[ADC ad approssimazioni successive|convertitori SAR]] in grado di ricostruire con fedeltà i segnali non naturali (come onde quadre - PWM) ma che richiedono particolare attenzione per la riduzione del fenomeno dell'[[aliasing]].<ref>{{Cita web|url=https://dewesoft.com/it/daq/convertitore-adc-guida-completa|titolo=Cosa è un Convertitore ADC [Guida Completa]|sito=dewesoft.com|accesso=2020-04-19}}</ref>
|