Direct Digital Synthesis: differenze tra le versioni
Contenuto cancellato Contenuto aggiunto
Nessun oggetto della modifica |
m corretti refusi |
||
Riga 2:
{{stub elettronica}}
La frequenza d'uscita in [[Hertz|Hz]] è data dal valore inserito come dato per la frequenza di conteggio diviso 2 elevato alla larghezza di parola del contatore.▼
▲Sintetizzatore totalmente digitale costituito da un sommatore(ad N bit)un cui ingresso è la frequenza da generare e l'alto l'uscita di un [[Flip-flop#Flip-flop_D|flip-flop D]] il cui ingresso è l'uscita del sommatore ed il [[clock]]
▲La frequenza d'uscita in [[Hertz|Hz]] è data dal valore inserito come dato per la frequenza di conteggio diviso 2 elevato alla larghezza di parola del contatore
La sintesi digitale elimina tutti i tempi d'assestamento e ringing e gli errori dei [[PLL]] ed altri sistemi di sintesi ed il solo errore generato è dovuto all'
▲Questa caratteritica rende prefreibile usare una frequenza di clock potenza del 2
[[Categoria:Elettronica]]
▲La sintesi digitale elimina tutti i tempi d'assestamento e ringing e gli errori dei PLL ed altri sistemi di sintesi ed il solo errore generato è dovuto all' oscillatore di clock
| |||