Explicitly parallel instruction computing: differenze tra le versioni
Contenuto cancellato Contenuto aggiunto
m WPCleaner v1.33 - Disambigua corretto un collegamento - Hitachi / Fixed using Wikipedia:Check Wikipedia (Collegamenti esterni senza descrizione (parzialmente automatico)) |
Nessun oggetto della modifica |
||
Riga 1:
'''Explicitly Parallel Instruction Computing''' ('''EPIC''') è un paradigma di architettura per [[microprocessore|microprocessori]] sviluppata verso la fine degli [[anni 1990|novanta]].Questo paradigma è stata sviluppato da [[Intel]] e [[Hewlett Packard|HP]] e ha portato allo sviluppo dell'architettura dell'Intel [[IA-64]] utilizzata nei processori [[Itanium]] e [[Itanium 2]]. L'obiettivo di EPIC è lo sviluppo di processori in grado di eseguire in modo nativo ed efficiente codice parallelo senza dover utilizzare complesse strutture hardware all'interno del processore ma demandando la maggior parte dei problemi di parallelizzazione al compilatore. Questo permette di ottenere un aumento regolare e costante delle prestazioni senza innalzare eccessivamente la frequenza di funzionamento dei processori evitando consumi eccessivi e problemi di dissipazione.
L'architettura EPIC è un derivato dell'architettura [[Very long instruction word|VLIW]] e difatti lo sviluppo di questa architettura è inscindibilmente legato con lo sviluppo dell'architettura VLIW. Le principali innovazioni sono state<ref>linea del tempo estratta da [http://www.cs.clemson.edu/~mark/epic.html Historical background for HP/Intel EPIC and IA-64 -- Mark Smotherman]</ref>:
|