Performance Optimization With Enhanced RISC: differenze tra le versioni
Contenuto cancellato Contenuto aggiunto
Recupero di 2 fonte/i e segnalazione di 1 link interrotto/i. #IABot (v1.6beta) |
Recupero di 0 fonte/i e segnalazione di 1 link interrotto/i. #IABot (v1.6.5) |
||
Riga 9:
La filosofia di progetto era basata sulla semplicità, le istruzioni erano specificate direttamente, senza uso di microcodice, venivano eseguite in tempo costante e richiedevano solo un ciclo di clock. Molte caratteristiche in comune con le moderne architetture RISC.
Nel [[1975]] il progetto telefonico fu cancellato prima della realizzazione di un prototipo. Dalle stime a dalle simulazioni svolte durante il progetto, tuttavia, si notava che il processore poteva essere utilizzato anche per compiti generici e che il suo disegno era molto promettente. Il progetto continuò al [[Thomas J. Watson Research Center]] edificio 801, e divenne il progetto [[IBM 801|801]] <ref>{{collegamento interrotto|1=[http://www.research.ibm.com/journal/rd/273/ibmrd2703E.pdf Overview sul processore IBM 801((PDF))] |date=aprile 2018 |bot=InternetArchiveBot }}</ref>.
===Progetto di ricerca “Cheetah”===
|