Explicitly parallel instruction computing: differenze tra le versioni

Contenuto cancellato Contenuto aggiunto
m Horcrux92 ha spostato la pagina Explicitly Parallel Instruction Computing a Explicitly parallel instruction computing senza lasciare redirect: maiuscole non necessarie
Botcrux (discussione | contributi)
m Bot, replaced: Explicitly Parallel Instruction Computing → explicitly parallel instruction computing, Categoria:Instruction Processing → Categoria:Instruction processing
Riga 1:
'''Explicitly Parallelparallel Instructioninstruction Computingcomputing''' ('''EPIC''') è un paradigma di architettura per [[microprocessore|microprocessori]] sviluppata verso la fine degli [[anni 1990|novanta]].Questo paradigma è stata sviluppato da [[Intel]] e [[Hewlett Packard|HP]] e ha portato allo sviluppo dell'architettura dell'Intel [[IA-64]] utilizzata nei processori [[Itanium]] e [[Itanium 2]]. L'obiettivo di EPIC è lo sviluppo di processori in grado di eseguire in modo nativo ed efficiente codice parallelo senza dover utilizzare complesse strutture hardware all'interno del processore ma demandando la maggior parte dei problemi di parallelizzazione al compilatore. Questo permette di ottenere un aumento regolare e costante delle prestazioni senza innalzare eccessivamente la frequenza di funzionamento dei processori evitando consumi eccessivi e problemi di dissipazione.
 
== Storia ==
Riga 80:
== Collegamenti esterni ==
* {{cita web|http://www.lithium.it/articolo0018p1.htm|Articolo tecnico}}
 
{{Portale|informatica}}
 
[[Categoria:Microprocessore]]
[[Categoria:Instruction Processingprocessing]]
[[Categoria:Calcolo parallelo]]
[[Categoria:Intel]]