CMOS

tecnologia utilizzata in elettronica digitale per la progettazione di circuiti integrati
Versione del 10 set 2005 alle 17:13 di Dreal (discussione | contributi)
(diff) ← Versione meno recente | Versione attuale (diff) | Versione più recente → (diff)

Tecnologia CMOS

Si fonda su una struttura circuitale costituita dalla serie di una rete di "Pull-Up" ed una di "Pull-Down".La prima s'incarica di replicare correttamente il livello logico alto LL1 mentre alla seconda è destinata la gestione del livello logico basso LL0. La rete di Pull-Up è costituita di soli P-MOS,ovvero quel particolare tipo di transistori MOS che si "accendono" solo se la tensione presente al loro gate è minore della loro tensione di soglia.Inversamente la rete di Pull-Down è costituita di soli N-MOS,ovvero quel particolare tipo di transistori MOS che si accendono solo se la tensione presente al loro gate è maggiore della loro tensione di soglia.

File:Not Cmos.JPG

Per poter capire meglio come sia strutturata la tecnologia CMOS può risultare utile osservare una porta logica NOT realizzata con tecnologia CMOS.Si può notare come, nell'eventualità che il segnale d'ingresso sia a LL1, sia il solo N-MOS ad attivarsi portando l'uscita a LL0.Inversamente,con l'ingresso a LL0,è il solo P-MOS ad attivarsi portando l'uscita a LL1.